XAOC Devices Gera, sistema binario di Leibniz, Drezno, Erfurt, Jena, Lipsk, Poczdam, gate, binario, logica, bit di mascheramentoTutte le informazioni sul prodotto
Espansore di ingresso per il sistema binario di Leibniz
Parte del sistema binario Leibniz (Drezno, Erfurt, Jena, Lipsk, Poczdam)
8 ingressi binari/di porta
Funzionamento logico dei dati di Leibniz
Mascheramento manuale di singoli bit e controllo tramite segnali di gate
Visualizzazione tramite tasti luminosi
Dispositivi Xaoc Gera & Poczdam
Gera di XAOC Devices è un componente del sottosistema Leibniz che consente il mascheramento di singoli bit di dati digitali mediante operazioni logiche AND. Il modulo dispone di otto ingressi gate con i quali vengono influenzati i singoli bit di dati, nonché di otto pulsanti illuminati per l'inversione manuale di ciascun ingresso di controllo. Quando è collegato a Drezno che elabora una forma d'onda o una tensione, il mascheramento dei singoli bit dà luogo a varie forme di quantizzazione. La logica di elaborazione dei bit in Gera è basata sull'hardware, quindi la latenza è praticamente nulla e i segnali binari possono cambiare a velocità estreme.